Please use this identifier to cite or link to this item: http://lib.kart.edu.ua/handle/123456789/10011
Full metadata record
DC FieldValueLanguage
dc.contributor.authorMiroshnik, M. A.-
dc.contributor.authorМирошник, Марина Анатольевна-
dc.contributor.authorМірошник, М.А.-
dc.date.accessioned2022-07-06T14:23:29Z-
dc.date.available2022-07-06T14:23:29Z-
dc.date.issued2015-
dc.identifier.citationMiroshnik, M. A. Implementation of cryptographic algorithms on FPGA-based digital distributed systems / M. A. Miroshnik // Інформаційно-керуючі системи на залізничному транспорті. - 2015. - № 2. - С. 25-30.uk_UA
dc.identifier.issn1681-4886-
dc.identifier.urihttp://lib.kart.edu.ua/handle/123456789/10011-
dc.description.abstractEN: This paper presents a single chip efficient FPGA implementation of RSA and DES for Digital Envelope Scheme that targets the Altera Apex 20KE EP20k200EBC356. Implementation of cryptographic algorithms on programmable devices like FPGAs run much faster than on software while preserving physical security of hardware solutions. The high throughput in the implementation of cryptographic algorithms for digital envelope scheme is achieved by means of exploiting the parallelism present in the DES and RSA operations as well as the features of Altera Apex 20KE device family which best suit for system-on-a-programmable-chip (SOPC) applications. The parallelized single chip implementation of DES and RSA for performing the Encryption/Decryption for the Digital envelope scheme offers a throughput of 3.5 Gbits/sec at a system clock rate of 54.7 MHz. This implementation even provides a means for using the DES and RSA separately. RU: В статье представлена однокристальная эффективная реализация в виде ПЛИС RSA и DES для цифровой конвертации, которая предназначена для Altera Apex 20KE EP20k200EBC356. Реализация криптографических алгоритмов на основе программируемых устройств, таких как ПЛИС, работает намного быстрее, чем на программном обеспечении, сохраняя физическую безопасность аппаратных решений. Высокая пропускная способность в реализации криптографических алгоритмов для схем цифровой конвертации достигается путем использования параллелизма, присущего операциям DES и RSA, а также особенности устройств семейства Altera Apex 20KE, которые лучше всего подходят для приложений систем на программируемой логической матрице (SOPC). Распараллеленная однокристальная реализация DES и RSA для выполнения шифрования / дешифрования для схемы цифровой конвертации предлагает пропускную способность 3,5 Гбит/с при тактовой частоте системы 54.7MHz. Эта реализация даже предоставляет средство для использования DES и RSA отдельно. UA: У статті представлена однокристальна ефективна реалізація у вигляді ПЛІС RSA і DES для цифрової конвертації, яка призначена для Altera Apex 20KE EP20k200EBC356. Реалізація криптографічних алгоритмів на основі програмованих пристроїв, таких як ПЛІС, працює набагато швидше, ніж на програмному забезпеченні, зберігаючи фізичну безпеку апаратних рішень. Висока пропускна здатність у реалізації криптографічних алгоритмів для схем цифрової конвертації досягається шляхом використання паралелізму, притаманного операціям DES і RSA, а також особливості пристроїв сімейства Altera Apex 20KE, які найкраще підходять для додатків систем на програмованої логічної матриці (SOPC). Розпаралелена однокристальна реалізація DES і RSA для виконання шифрування / дешифрування для схеми цифрової конвертації пропонує пропускну здатність 3,5 Гбіт/с при тактовій частоті системи 54.7MHz. Ця реалізація навіть надає засіб для використання DES і RSA окремо.uk_UA
dc.publisherУкраїнський державний університет залізничного транспортуuk_UA
dc.subjectEncryptionuk_UA
dc.subjectDecryptionuk_UA
dc.subjectPlaintextuk_UA
dc.subjectPublic Keyuk_UA
dc.subjectPrivate Keyuk_UA
dc.subjectDigital Envelopeuk_UA
dc.subjectшифрованиеuk_UA
dc.subjectдешифрованиеuk_UA
dc.subjectнезашифрованный текстuk_UA
dc.subjectоткрытый ключuk_UA
dc.subjectсекретный ключuk_UA
dc.subjectцифровой конвертuk_UA
dc.subjectшифруванняuk_UA
dc.subjectдешифруванняuk_UA
dc.subjectнезашифрований текстuk_UA
dc.subjectвідкритий ключuk_UA
dc.subjectсекретний ключuk_UA
dc.subjectцифровий конвертuk_UA
dc.titleImplementation of cryptographic algorithms on FPGA-based digital distributed systemsuk_UA
dc.title.alternativeРеализация криптографических алгоритмов на основе ПЛИС для цифровых распределенных системuk_UA
dc.title.alternativeРеалізація криптографічних алгоритмів на основі ПЛІС для цифрових розподілених системuk_UA
dc.typeArticleuk_UA
Appears in Collections:№ 2

Files in This Item:
File Description SizeFormat 
Miroshnik.pdf265.45 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.